点击继续查看剩余页 免费试读已结束,剩余5页请付费预览或下载文档
基于Verilog HDL的乐曲演奏电路设计下载 大小, 页数为14页, 所属分类为 下载后主体文字及图片可替换修改,文字可以点击文本框进行编辑,图片选中后单击鼠标右键选择更换图片,用户可以根据实际需要替换、编辑内容。更多优质内容,敬请关注本站!
文档介绍:
1 引言 随着 EDA 技术的进展,基于可编程的数字电子系统设计的完整方案越来越受到 人们的重视。与利用微处理器(CPU 或 MCU)来实现乐曲演奏相比,以纯硬件完成 乐曲演奏电路的逻辑要复杂得多,如果不借助于功能强大的 EDA 工具和硬件描 述语言,仅凭传统的数字逻辑技术,即使最简单的演奏电路也难以实现。如何 使用 EDA 工具设计电子系统是人们普遍关心的问题。本课程设计主要是采用 FPGA 器件驱动小扬声器构成一个乐曲演奏电路,FPGA 器件选择 Altera 的 EPF10K10,在 MAX + plusⅡ 的 EDA 软件平台上,实现了乐曲演奏电路的设计。 1.1 课程设计的目的 本课程设计主要是基于 Verilog HDL 设计乐曲演奏电路,系统实现是用硬件描述语言 Verilog HDL 按分频控制的方式进行设计,然后进行编程、时序仿真、电路功能验证,奏出美妙的乐曲。该设计 的目的在于加深对 EDA 技术的理解,掌握乐曲演奏电路的工作原理,了解怎样控制音调的高低变化 和音长,从而完成乐曲的自动循环演奏。 1.2 课程设计的要求 本课程设计中由于每一个音调对应不同的频率,从
内容来自锦上文档网www.jinshanghr.com转载请标明出处